# Evaluacion final - Escenario 8

Fecha de entrega 18 de oct en 23:55 Puntos 100 Preguntas 10

**Disponible** 15 de oct en 0:00 - 18 de oct en 23:55 **Límite de tiempo** 90 minutos

Intentos permitidos 2

## **Instrucciones**



Apreciado estudiante, presenta tus exámenes como SERGIO EL ELEFANTE, quien con honestidad, usa su sabiduría para mejorar cada día.

#### Lee detenidamente las siguientes indicaciones y minimiza inconvenientes:

- Tienes dos intentos para desarrollar tu evaluación.
- 2. Si respondiste uno de los intentos sin ningún inconveniente y tuviste problemas con el otro, el examen no será habilitado nuevamente.
- 3. Cuando estés respondiendo la evaluación, evita abrir páginas diferentes a tu examen. Esto puede ocasionar el cierre del mismo y la pérdida de un intento.
- 4. Asegúrate de tener buena conexión a internet, cierra cualquier programa que pueda consumir el ancho de banda y no utilices internet móvil.
- 5. Debes empezar a responder el examen por lo menos dos horas antes del cierre, es decir, máximo a las 9:55 p. m. Si llegada las 11:55 p. m. no lo has enviado, el mismo se cerrará y no podrá ser calificado.
- El tiempo máximo que tienes para resolver cada evaluación es de 90 minutos.

- 7. Solo puedes recurrir al segundo intento en caso de un problema tecnológico.
- **8.** Si tu examen incluye preguntas con respuestas abiertas, estas no serán calificadas automáticamente, ya que requieren la revisión del tutor.
- 9. Si presentas inconvenientes con la presentación del examen, puedes crear un caso explicando la situación y adjuntando siempre imágenes de evidencia, con fecha y hora, para que Soporte Tecnológico pueda brindarte una respuesta lo antes posible.
- **10.** Podrás verificar la solución de tu examen únicamente durante las 24 horas siguientes al cierre.
- 11. Te recomendamos evitar el uso de teléfonos inteligentes o tabletas para la presentación de tus actividades evaluativas.
- 12. Al terminar de responder el examen debes dar clic en el botón "Enviar todo y terminar" de otra forma el examen permanecerá abierto.

¡Confiamos en que sigas, paso a paso, en el camino hacia la excelencia académica! ¡Das tu palabra de que realizarás esta actividad asumiendo de corazón nuestro



Volver a realizar el examen

# Historial de intentos

|              | Intento   | Hora       | Puntaje    |
|--------------|-----------|------------|------------|
| MÁS RECIENTE | Intento 1 | 13 minutos | 100 de 100 |

(!) Las respuestas correctas ya no están disponibles.

Puntaje para este intento: 100 de 100

Entregado el 17 de oct en 16:58

Este intento tuvo una duración de 13 minutos.

Pregunta 1 10 / 10 pts

Los circuitos combinacionales ven sus salidas afectadas directamente por los valores en las entradas. La relación entre las entradas y las salidas de un circuito combinacional se pueden analizar mediante sus tablas de verdad. Dado el siguiente circuito combinacional:



Es posible afirmar que su funcionamiento es equivalente al de:

- Una compuerta OR
- Una compuerta XOR

Se trata finalmente de una compuerta XOR. Antes de la compuerta NOT cercana a la salida, funciona como una XNOR, pero esa negación al final la vuelve una XOR. Es decir que, para este circuito, si las dos entradas son iguales, la salida es 0. Si las dos entradas son diferentes, la salida es 1.

- Una compuerta Negativa-OR.
- Una compuerta XNOR.

Pregunta 2 10 / 10 pts

Los circuitos combinacionales están conformados por la unión de diferentes compuertas lógicas, que combinan sus características para obtener una salida compuesta.

De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y3-Y2-Y1-Y0 salidas) para el circuito decodificador:

| A | В | <b>Y3</b> | <b>Y2</b> | <b>Y1</b> | Y0 |
|---|---|-----------|-----------|-----------|----|
| 0 | 0 | 0         | 0         | 0         | 1  |
| 0 | 1 | 0         | 0         | 1         | 0  |
| 1 | 0 | 0         | 1         | 0         | 0  |
| 1 | 1 | 1         | 0         | 0         | 0  |

¿Cuál de las siguientes afirmaciones es falsa?:

- La salida Y2 se puede implementar con una AND y un inversor.
- La salida Y3 se puede implementar con una NAND y un inversor.
- La salida Y1 se puede implementar utilizando una XNOR.

Es correcto, la salida Y1 no se podría obtener directamente usando una XOR.

La salida Y0 se puede implementar con una NOR.

Pregunta 3

10 / 10 pts

Existen diferentes tipos de Latches y Flip-Flops: S-R y D son algunos de ellos. La diferencia en su funcionamiento radica en el tipo de señal de control utilizada para el cambio de estado, así como en la diferencia que las señales de entrada pueden generar en esas transiciones. Dados los siguientes diagramas:





Un latch

$$ar{S} - ar{R}$$

- on entrada de habilitación.
- Un latch S-R con entrada de habilitación.

Es un latch, pues la entrada se da por nivel y no por flanco. Por otro lado, es tipo S-R, pues sus entradas S y R están sin negar.

Un flip-flop S-R con entrada de habilitación.

Un flip-flop

$$ar{S} - ar{R}$$

on entrada de habilitación.

Pregunta 4 10 / 10 pts

Los flip-flops son circuitos multivibradores, que oscilan entre dos estados. El cambio de estado depende tanto de las entradas de datos, como de los cambios en los pulsos de la entrada de control (CLK). El control puede darse por pulsos positivos o negativos, según la construcción interna del flip-flop. Para el siguiente flip-flop, dadas las señales en las entradas J, K y CLK





Es posible afirmar que la salida tomará la forma:



- 3
- 2
- 0 1
- 0 4

Pregunta 5

10 / 10 pts

Una de las aplicaciones en las que más se utilizan los flip-flops es en el diseño de contadores, bien sea de tipo síncrono o asíncronos. Dado el siguiente circuito:



Es posible afirmar que se trata de un:

- Contador síncrono de 4 bits.
- Contador asíncrono con módulo 10.

Es correcto, pues el contador cuenta con un circuito de reseteo, que pone la cuenta en 0 de manera asíncrona cuando el estado del contador es 1010 (10 en decimal).

- Contador asíncrono con módulo 7.
- Ontador asíncrono de 4 bits (módulo 16).

## Pregunta 6 10 / 10 pts

Los contadores hacen uso de la división de frecuencia, para realizar las cuentas de forma binaria. Según sea el uso de las entradas asíncronas, es posible dividir en dos clases los tipos de contadores: síncronos o asíncronos.

Si se quisiera realizar una cuenta entre 0 y 7 en binario, utilizando un contador tipo síncrono, el circuito adecuado sería:



- 4
- 3
- 2
- 0 1

Pregunta 7 10 / 10 pts

Las máquinas de estados finitos pueden ser utilizadas para controlar diferentes actuadores, dadas unas señales de control y unos estados internos del sistema.

A usted le piden que analice un circuito digital, y lo único que le entregan es el siguiente diagrama de estados:



Para usted, la aplicación del diagrama puede ser:

Un sistema de conteo entre los números 0 y 3 en binario. Este sistema requiere una señal externa para realizar conteo bidireccional.

0

Un sistema de iluminación con dos bombillos. El sistema permite encender de manera secuencial una o dos luces, o apagarlas completamente. Si se toman los estados del sistema como dos señales de salida, funciona perfectamente para la aplicación mencionada.

Un sistema intermitente, entre 0 y 1. Dadas dos señales externas, el sistema se mantiene en 0 o cambia a 1.

Una máquina de Mealy, cuyos estados internos son de dos bits y las transiciones de un bit.

### Pregunta 8

10 / 10 pts

En el diseño de máquinas de estados se deben seguir una serie de pasos que facilitan la obtención del circuito final, a partir de las diferentes condiciones del problema.

Los pasos para el diseño de contadores síncronos son:

- Obtener el diagrama de estados y la tabla de estados.
- Evaluar la tabla de transiciones de los flip-flops.
- Simplificación y expresiones lógicas.
- Implementación del circuito.

Falso

Verdadero

Estos son los pasos requeridos para el diseño de contadores síncronos y en general de las máquinas de estados, muy bien.

Pregunta 9 10 / 10 pts

Las máquinas de estado se pueden representar mediante sus diagramas de estado, o mediante las tablas de transiciones correspondientes. Dado la siguiente máquina de Moore:



Se podría decir que una de las siguientes filas NO corresponde con el diagrama:

| 1. |                 |         |                  |        |
|----|-----------------|---------|------------------|--------|
|    | Estado presente | Entrada | Estado siguiente | Salida |
|    |                 |         |                  |        |
|    | D               | 0       | C                | 1      |
|    |                 |         |                  |        |

| 2. |                 |         |                  |        |
|----|-----------------|---------|------------------|--------|
|    | Estado presente | Entrada | Estado siguiente | Salida |
|    | В               | 1       | С                | 0      |

| ٥. |                 |         |                  |        |
|----|-----------------|---------|------------------|--------|
|    | Estado presente | Entrada | Estado siguiente | Salida |
|    | A               | 1       | В                | 1      |

| т. |                 |         |                  |        |
|----|-----------------|---------|------------------|--------|
|    | Estado presente | Entrada | Estado siguiente | Salida |
|    | С               | 1       | A                | 1      |

| Este estado no | corresponde a un cambio adecuado, pues l |
|----------------|------------------------------------------|
|                | a cambiando de 0 a 1.                    |
| 2              |                                          |
| 1              |                                          |
| 3              |                                          |

Pregunta 10 10 / 10 pts

Las máquinas de estado se pueden representar mediante sus diagramas de estado, o mediante las tablas de transiciones correspondientes. Dado la siguiente máquina de Mealy:



Se podría decir que una de las siguientes filas NO corresponde con el diagrama:

|   | Estado presente | Entrada | Estado siguiente | Salida |
|---|-----------------|---------|------------------|--------|
|   | A               | 0       | D                | 0      |
| ı |                 |         |                  |        |
|   | Estado presente | Entrada | Estado siguiente | Salida |
|   | A               | 1       | В                | 0      |
|   | Estado presente | Entrada | Estado siguiente | Salida |
|   | В               | 0       | В                | 1      |
| [ | Estado presente | Entrada | Estado siguiente | Salida |
|   | В               | 1       | С                | 0      |
|   |                 |         |                  |        |
|   | 2               |         |                  |        |
|   | ) 2             |         |                  |        |

Puntaje del examen: 100 de 100

v